@首尔 | 乘影 Ventus GPGPU 亮相 MICRO 2025,兆松编译器技术深度赋能

10 月 18-22 日,第 58 届国际微体系结构会议(MICRO 2025)在韩国首尔召开。乘影团队举办 Ventus GPGPU 专题研讨会,兆松科技受邀分享其编译技术在 Ventus 项目中的技术贡献。
作为中国计算机学会(CCF)认定的 A 类国际会议,MICRO 在全球学术界和工业界具有极高的学术地位和影响力,代表着计算机系统架构研究的最高水平。在本次 MICRO 2025 学术研讨会环节中,清华大学集成电路学院何虎副教授及其团队组织了《Ventus:基于 RISC-V 及其向量扩展的高性能开源 GPGPU》专题研讨会,系统展示了团队在开源通用图形处理器(GPGPU)领域的研究成果。
研讨会由 8 场专题报告和一场实践演示组成,全面介绍了清华大学“乘影”(Ventus)GPGPU 项目的设计理念、硬件架构、软件工具链及验证体系,覆盖从指令集、微架构、缓存与内存管理、AI 加速单元,到编译器、差分验证框架与 FPGA 原型系统的完整技术链条。在 Ventus 项目中,兆松科技主要负责编译器设计与优化工作,围绕 GPGPU 指令扩展、寄存器调度及多后端生成等关键环节进行了深度优化,为 Ventus 在 FPGA 与仿真平台上的性能提升提供了坚实支撑。

兆松 CTO(左四)与乘影团队在 MICRO 2025 的合影
本次 MICRO 2025 大会,兆松科技 CTO 伍华林受邀以《基于 MLIR 与 LLVM 的 OpenCL 与 Triton 编译器设计》为题进行演讲,深入解析从前端统一工具链到多架构后端的完整生成流程,助力 Ventus 高效支持现代 AI 算子开发。



此次研讨会是清华大学集成电路学院在 RISC-V 与 GPGPU 交叉领域系统性研究能力的一次集中展示,标志着我国在开源高性能计算架构方面取得了重要进展,为全球开源硬件社区注入新活力。未来,兆松科技将继续携手乘影团队,共同推动 GPUGPU 与编译技术的融合创新,助力国产高性能计算生态的建设与发展。

兆松科技成立于 2019 年底,是国内领先的 RISC-V 及 AI 基础软件平台公司。基于先进编译技术、建模仿真、算法优化以及形式化方法等核心能力,公司主要提供 RISC-V 软件开发工具、SoC 架构探索工具、AI 模型部署工具以及车规安全检测工具等产品及相关解决方案,满足 MCU、人工智能、数据中心、汽车电子等多领域的开发需求。欢迎关注兆松科技公众号!
MICRO 2025
阅读原文 查看议程

鄂公网安备 42018502007513