设计 SOC——从 Pipeline 开始
· 阅读需 19 分钟
不久前为大家简单的介绍了我们当前正在开发的协同仿真工具 (zemu/zvboard),同时强调了在当今时代,愈发复杂的需求为 SoC 的设计带来了更大的挑战,今天我们为大家带来该协同仿真工具的最新进展。
不久前为大家简单的介绍了我们当前正在开发的协同仿真工具 (zemu/zvboard),同时强调了在当今时代,愈发复杂的需求为 SoC 的设计带来了更大的挑战,今天我们为大家带来该协同仿真工具的最新进展。
我们在 Linux 系统上调试一个程序时,调试器是如何帮助我们完成程序调试的?如果把调试器分为两个部分:一部分是控制程序的运行;另一部分是分析和处理程序运行数据。
经过一年的忙碌,兆松科技研发的 RISC-V zcc 编译器 2.0 版本正式发布,目前国内外各大主流 RISC-V 芯片/IP 公司正在合作评估中,欢迎有兴趣的小伙伴随时勾搭。
兆松科技将在第二届中国 RISC-V 峰会/第一届 OSEDA 研讨会展现如何做到近似手写汇编同等性能的自动向量化编译器技术,以及针对现有的 RISC-V Vector 扩展提出一些新思路,同时也会分享兆在数字 EDA 前端仿真加速领域的技术细节和工作进展