兆松科技 ZCC 工具链全面支持 Andes 晶心科技 RISC-V 处理器

2023 年 7 月 31 日–芯片软硬件协同设计解决方案服务提供商兆松科技(Terapines Technology),宣布兆松科技的 ZCC 工具链全面支持晶心科技(Andes Technology; TWSE: 6533)全系列的 RISC-V 处理器。ZCC 工具链目前在嵌入式、高性能、AI 芯片等多个领域的表现都处于国际领先水平。

晶心科技是 32 及 64 位高效能、低功耗 RISC-V 处理器核心领导供货商、RISC-V 国际协会(RISC-V International)的创始首席会员,也是将 RISC-V 推向主流的主导力量。近日,兆松科技也正式加入 RISC-V International,成为其战略会员。ZCC 全面支持 AndeStar™ V5 指令集,意味着晶心科技及其合作伙伴可以在 V5 架构的 RISC-V CPU 产品中使用 ZCC 工具链,以达到更高代码密度和性能,从而满足更加广泛的应用需求。

ZCC 工具链相较晶心科技 AndeSight™ IDE 所提供的 LLVM 编译器,可以进一步将AndesCore™ AX45 双发射 8 级流水线处理器 CoreMark 分数提升 6%,在 Embench-IoT(-O3)测试中同时实现了 18.9% 的性能提升和 11.8% 的代码密度优化;在 Embench-IoT(-Os)测试同时实现了 10% 的代码密度优化和 9.1% 的性能提升

根据 SPECInt2006 动态指令数测试结果,相较开源 LLVM 16.0,ZCC 针对 RISC-V RV64GCBV 处理器的优化减少指令数 30%,针对 RISC-V RV64GCB 处理器的优化减少指令数 13%

根据典型 AI 算子动态指令数结果,兆松科技 ZCC 工具链自动向量化性能相较于开源编译器最高提升 91 倍,意味着 ZCC 工具链可以为 AI 芯片的开发带来前所未有的优势。相较手写算子库,在保证性能的同时,可以大幅度降低维护成本。

兆松科技 CTO 伍华林表示,「兆松科技从 ZCC 工具链全面支持 AndeStar™ V5 的指令集作为起点,将逐步和晶心科技建立更进一步的合作,除了从工具链的代码密度和性能等优势上,帮助 AndesCore™ RISC-V CPU IP 更具有竞争力,未来还将提供软硬件协同设计工具,虚拟模型性能仿真工具等,帮助晶心科技的客户,高效的设计出有竞争力的芯片。

很高兴看到兆松科技与晶心科技合作协助我们的共同客户,大幅优化发挥出 RISC-V 处理器的效能, 同时进一步缩减代码。」晶心科技总经理暨技术长苏泓萌博士表示,「RISC-V 技术持续快速发展,我们期许持续拓展生态系为客户提供专业开发工具的支持,进一步保障客户的产品效能与竞争力。

关于兆松:

兆松科技(武汉)有限公司成立于 2019 年底,以编译器和仿真器为核心技术,是国内鲜有的软硬件协同设计基础软件公司。兆松科技产品和解决方案覆盖软硬件协同设计、车规安全检测工具、DSA 及嵌入式开发工具、ROS 操作系统四大领域。欢迎关注兆松科技官网 https://www.terapines.com 及微信公众号。

关于Andes晶心:

晶心科技股份有限公司于 2005 年成立于新竹科学园区,2017 年于台湾证交所上市 (TWSE: 6533; SIN: US03420C2089; ISIN: US03420C1099)。晶心是 RISC-V 国际协会的创始首席会员,也是第一家推出商用 RISC-V 向量处理器的主流 CPU 供货商。为满足当今电子设备的严格要求,晶心提供可配置性高的 32/64 位高效能 CPU 核,包含DSP、FPU、Vector、超标量(Superscalar)、乱序执行(Out-of-Order)及多核系列,可应用于各式 SoC 与应用场景。晶心并提供功能齐全的整合开发环境和全面的软/硬件解决方案,可帮助客户在短时间内创新其 SoC 设计。截至 2022 年底,嵌入 AndesCore™ 的 SoC 累积总出货量已达 120 亿颗。更多关于晶心的信息,请参阅晶心官网 https://www.andestech.com。追踪晶心最新消息:LinkedIn、Twitter、Bilibili 以及 Wechat 公众号 AndesTech。

发表评论

您的电子邮箱地址不会被公开。